Nghiên cứu đề xuất nâng cao bảo mật chống tấn công kênh bên cho hệ vi xử lý kiến trúc RISC-V được tích hợp lõi AES-128

Bài viết "Nghiên cứu đề xuất nâng cao bảo mật chống tấn công kênh bên cho hệ vi xử lý kiến trúc RISC-V được tích hợp lõi AES-128" nhằm đánh giá về khả năng dễ bị tấn công bảo mật đối với các hệ thống mã hóa AES-128 trước phương pháp tấn công phân tích kênh bên công suất tiêu tụ. Tiếp theo, chúng tôi đề xuất biện pháp chống tấn công bằng cách thay đổi xung nhịp ngẫu nhiên cho khối mã hóa sử dụng kỹ thuật trải phổ (SSCG: Spread-Spectrum Clock Generation). Mời các bạn cùng tham khảo!